SX1303CTSXXXGW1
The LoRa® Corecell gateway Fine Timestamp reference design is a complete indoor and outdoor gateway turnkey solution reference design provided for US, EU and China ISM bands. The reference design is based on SX1303.
No evaluation kit available for purchase
Available reference design file package
功能
- 精细时间戳
- 与传统产品相比,功耗降低了 10 倍
- 最大 TX 输出功率 (CN490) = +17dBm
- 最大 TX 输出功率 (EU868/US915) = +27dBm
- 接收 8 个 LoRa 通道的多数据速率(SF5 ~ SF12 / 125 同时 kHz)+ 2 个单数据速率(LoRa 250 / 500kHz 和 FSK 50kbps)
- 典型灵敏度等级 (CN490):
- SF12 BW 125kHz 时为 -141dBm
- SF7 BW 125kHz 时为 -12dBm
- FSK 50kbps 时为 -110dBm
- 典型灵敏度等级 (EU868/US915):
- SF12 BW 125kHz 时为 -140dBm
- SF7 BW 125kHz 时为 -125dBm
- FSK 50kbps 时为 -110dBm
- 智能家居
- 楼宇自动化
- 工厂自动化
应用
Datasheets & Documentation
其他资源
探索该产品的软件下载、文档、推荐链接和更多资源。
Github 上的 HAL 和数据包转发器
Distributor/Catalog Supplier Inventory
View product availability from participating distributors below. Browse all distributers here.
Part # | 国家/地区 | Qty | Buy | 经销商 |
---|
资源
mySemtech
登录 mySemtech 以访问产品文档,获取原型设计和生产方面的协助。